DRAM timing , der kan ændres inden for et system BIOS styrer antallet af faktiske hukommelse ur cyklusser (halvdelen af mærket klokfrekvens af hukommelsen ), før hukommelsen udfører bestemt handling. Jo lavere timing, jo hurtigere reaktionstid på din hukommelse , fremskynde dit system i processen. Hver af de fire tal repræsenterer en anden indstilling , i rækkefølge fra første til sidste : RAS til CAS Delay, RAS Precharge , Aktiv at Precharge Delay og Row Active Time . Timing indstillinger kan kun sænkes så langt som den laveste indstilling , som dit bundkort er fremstillet til at køre. RAS til CAS Delay
første tal i fire tal DRAM timing sekvens er RAS til CAS Delay . Data i hukommelsen i et system er anbragt i en matrix af tal , der består af rækker og kolonner . At få adgang til data i hukommelsen , skal systemet først aktivere rækken, hvor data er placeret, og derefter kolonnen. Det første signal , den rækkeadresse Strobe ( RAS ) , sendes til aktivere rækken , og derefter det andet signal, søjleadresse Strobe ( CAS ) , sendt til aktivere kolonnen , adgang til data . Tiden mellem de to signaler er RAS til CAS Delay , som i tilfælde af 9-9-9-24 timing eksempel er ni ur cyklusser .
RAS Precharge
det andet tal i sekvensen er RAS Precharge . Når lagrede data tilgås , skal systemet lukke dataenes række med henblik på at sende et andet adgangspunkt kommando til rækken af næste stykke data . RAS Precharge er forsinkelsen mellem kommandoen til at lukke rækken i forventning om den næste adgang kommando og den faktiske lukning af rækken - den tid, det tager mellem deaktivere adgang til en linje af data og begyndelsen af adgang til en anden datalinie . I eksemplet timingsekvens , ville dette være ni ur cyklusser .
Active at Precharge Delay
Efter få adgang en hukommelse , der er en lille forsinkelse, før systemet kan få adgang til det næste sted . Denne forsinkelse er aktiv for at Precharge forsinkelse det tredje tal i timingen sekvens ( ni ur cyklusser i 9-9-9-24 sekvens) . Indtil denne forsinkelse snor sig ned , kan en ekstra precharge kommando ikke påbegyndes , begrænse adgangen til hukommelsen i processen.
Row Active Time
Det endelige tal i 9 -9-9-24 timing sekvens er Row Active Time af hukommelsesmodulet . The Row Active Time repræsenterer tidsforsinkelsen mellem det tidspunkt, et stykke af data er anmodet om, og det punkt, hvor data rækken tilgås . Dette giver mulighed for åbning af rækken som forberedelse til adgang til oplysningerne inden for en række Adresse Strobe og kolonne Adresse Strobe . Denne proces begynder dataadgang proces til enten at læse eller skrive til DRAM -modul .